九进制计数器电路图(计数器电路图)

交换机 2024-05-21 元器件 22 views

扫一扫用手机浏览

文章目录 [+]
数字逻辑电路,求电路图!!用74LS192设计6进制减法计数器,外部反馈置数法...

1、(一)首先要使用74LS192或40192设计一个4进制计数器和一个7进制计数器,然后通过数码管来显示状态。两种进制间的切换可以通过一个单刀双掷开关来实现。其重点和难点在于设计一个4进制计数器和一个7进制计数器。

2、LS192加/减计数器各用时钟信号,手动控制就用一个单刀双掷开关选择加/减时钟信号就行了。下面是仿真图,数码管是用来显示仿真效果的,你可以不用画。加法计数状态,K1选择加法时钟信号端UP。减法计数状态。请及时采纳。

3、采用74LS192芯片作为计数器,74LS192是同步的加减计数器,其具有清除和置数的功能。电路中选择两片74LS192作为分别作为30的十位和个位。将作为十位的计数器输入端置为0011而将个位的输入端置为0000。

4、ls192是十进制加/减计数器,时钟脉冲加到DN脚即是减法计数,当计数到00时,置数19即可,便从19开始作减法计数了。电路图即仿真图如下。

用74161集成计数器设计9进制加计数器,要完整电路图

如此类推,就构成了多位的八进制计数器电路。试用同步加法计数器74LS161(或74LS160)和二4输入与非门74LS20构成百以内任意进制计数器,并采用LED数码管显示计数进制。

进制是0~8,即0000~1000,只要在输出为1000时候,利用反馈清零,使计数器从0000开始重新计数。连接方式:EP=ET="1",CLK端-"cp",D3D2D1D0端-"0111",RD端-"1",C端-非门-LD端。

当74161计数到Q3Q2Q1Q0=1001时,使LD***=0,为置数创造了条件。当下一个计数脉冲一到,各置数端数据立即送到输出端,预置数端D3D2D1D0=***0000。

把一个74161的Q3作为这一级的进位输出端,就是一个八进制计数器。

74ls161做成24进制计数器接线图电路图!!急

首先把个位的74LS161改成十进制计数器并产生进位信号,向十位计数器进位。再利用24产生复位信号,使十位和个位计数器复位回0,实现24进制计数。最大数是23,逻辑图即仿真图如下所示。

要设计一个24进制计数器,要用两片74LS161,分别***计十位和个位数。但是,因为74LS161是四位二进制计数器,首先要把个位的改成十进制计数器,并产生一个进位信号送到十位计数器。这要用反馈置数法。

Ls161是4位二进制计数器,最大数是15,不可能用一片74Ls161***组成24进制计数器的,这是老师留的作业吗?那是办不到的。需要用两片74Ls161才行的,一片为十位计数器,一片为个位计数器,个位为十进制的。

ls161是异步置数同步清零十六进制计数器,构成24进制计数器有两种方法。异步置数法。

本文转载自互联网,如有侵权,联系删除

本文链接地址:http://www.alissi-bronte.com/6220.html

相关文章